Top Banner
Digitalni Elektronski Sistemi Andrej Trost Literatura: A. Trost: Načrtovanje digitalnih vezij v jeziku VHDL, FE 2011 Spletna stran: http://lniv.fe.uni-lj.si/des.html Univerza v Ljubljani Fakulteta za elektrotehniko 1. stopnja UNI, 2. letnik Laboratorij za načrtovanje integriranih vezij
16

Digitalni Elektronski Sistemi · 2018-02-22 · predavanja, demonstracija ustno uporabiti ustrezne metode razvoja vezij laboratorijske vaje ocena vaj opisati zasnovo in izvedbo digit.

Feb 27, 2020

Download

Documents

dariahiddleston
Welcome message from author
This document is posted to help you gain knowledge. Please leave a comment to let me know what you think about it! Share it to your friends and learn new things together.
Transcript
Page 1: Digitalni Elektronski Sistemi · 2018-02-22 · predavanja, demonstracija ustno uporabiti ustrezne metode razvoja vezij laboratorijske vaje ocena vaj opisati zasnovo in izvedbo digit.

Digitalni Elektronski SistemiAndrej Trost

Literatura: A. Trost: Načrtovanje digitalnih vezij v jeziku VHDL, FE 2011

Spletna stran: http://lniv.fe.uni-lj.si/des.html

Univerza v Ljubljani

Fakulteta za elektrotehniko

1. stopnja UNI, 2. letnik

Laboratorij za načrtovanje integriranih vezij

Page 2: Digitalni Elektronski Sistemi · 2018-02-22 · predavanja, demonstracija ustno uporabiti ustrezne metode razvoja vezij laboratorijske vaje ocena vaj opisati zasnovo in izvedbo digit.

Digitalni elektronski sistemi

procesor

vmesnik

prikazovalnikelektronika

Page 3: Digitalni Elektronski Sistemi · 2018-02-22 · predavanja, demonstracija ustno uporabiti ustrezne metode razvoja vezij laboratorijske vaje ocena vaj opisati zasnovo in izvedbo digit.

osnovni elementi

gradniki

integrirano vezje

komponente

intelekt. lastnine

digitalni sistem

NačrtovanjePrototip vezja Logični model

Page 4: Digitalni Elektronski Sistemi · 2018-02-22 · predavanja, demonstracija ustno uporabiti ustrezne metode razvoja vezij laboratorijske vaje ocena vaj opisati zasnovo in izvedbo digit.

Poveži diagram z logičnim gradnikom

Page 5: Digitalni Elektronski Sistemi · 2018-02-22 · predavanja, demonstracija ustno uporabiti ustrezne metode razvoja vezij laboratorijske vaje ocena vaj opisati zasnovo in izvedbo digit.

Laboratorijski projekt

izdelava digitalnega sistema

načrtovanje tiskanega vezja

digitalni vmesniki in razvoj logičnih komponent

izdelava aplikacije za vgrajeni mikroprocesor

modularna zgradba

različne platforme: Arduino (uC), Red Pitaya (SoC), DE0 (FPGA)

projekt 2017/18: elektronske orgle

večkanalni generator tonov v logiki

tiskano vezje vmesnika z avdio izhodom

grafični prikaz signala in dekodiranje protokola MIDI

Page 6: Digitalni Elektronski Sistemi · 2018-02-22 · predavanja, demonstracija ustno uporabiti ustrezne metode razvoja vezij laboratorijske vaje ocena vaj opisati zasnovo in izvedbo digit.

Svetleča kocka (2011/12)

3D LED struktura

krmilno vezje in povezavana Arduino

Page 7: Digitalni Elektronski Sistemi · 2018-02-22 · predavanja, demonstracija ustno uporabiti ustrezne metode razvoja vezij laboratorijske vaje ocena vaj opisati zasnovo in izvedbo digit.

Signali in krmiljenje kocke

16

an1

an2

an3

an4

rs232

rx

RAM

1

2

3

4

1

2

3

Page 8: Digitalni Elektronski Sistemi · 2018-02-22 · predavanja, demonstracija ustno uporabiti ustrezne metode razvoja vezij laboratorijske vaje ocena vaj opisati zasnovo in izvedbo digit.

Arduino grafični vmesnik (2012-13)

Arduino shield

Page 9: Digitalni Elektronski Sistemi · 2018-02-22 · predavanja, demonstracija ustno uporabiti ustrezne metode razvoja vezij laboratorijske vaje ocena vaj opisati zasnovo in izvedbo digit.

Logična shema grafičnega vmesnika

Page 10: Digitalni Elektronski Sistemi · 2018-02-22 · predavanja, demonstracija ustno uporabiti ustrezne metode razvoja vezij laboratorijske vaje ocena vaj opisati zasnovo in izvedbo digit.

Vremenska postaja (2013-14)

Arduino shield s senzorji

temperatura DS18B20, 1wire

vlaga HIH-5030, analogni (A0)

tlak MPXA6115, analogni (A1)

Page 11: Digitalni Elektronski Sistemi · 2018-02-22 · predavanja, demonstracija ustno uporabiti ustrezne metode razvoja vezij laboratorijske vaje ocena vaj opisati zasnovo in izvedbo digit.

Grafični prikaz podatkov - FPGA

Page 12: Digitalni Elektronski Sistemi · 2018-02-22 · predavanja, demonstracija ustno uporabiti ustrezne metode razvoja vezij laboratorijske vaje ocena vaj opisati zasnovo in izvedbo digit.

Grafični modul za Red Pitayo (2014-15)

Page 13: Digitalni Elektronski Sistemi · 2018-02-22 · predavanja, demonstracija ustno uporabiti ustrezne metode razvoja vezij laboratorijske vaje ocena vaj opisati zasnovo in izvedbo digit.

Logični analizator (2015-16)

vmesnik za zajem logičnih signalov (16 vhodov, proženje)

grafični vmesnik (VGA)

V/I za počasne signale (npr. tipke, LED...)

Page 14: Digitalni Elektronski Sistemi · 2018-02-22 · predavanja, demonstracija ustno uporabiti ustrezne metode razvoja vezij laboratorijske vaje ocena vaj opisati zasnovo in izvedbo digit.

Osciloskop z VGA izhodom (2016/17)analogni del2 x 125MHz I/O

računalniški delUSB, Ethernet, SD

VGA

prikaz

tipke in rotacijski kodirnik

PM

OD

16 I/O

Page 15: Digitalni Elektronski Sistemi · 2018-02-22 · predavanja, demonstracija ustno uporabiti ustrezne metode razvoja vezij laboratorijske vaje ocena vaj opisati zasnovo in izvedbo digit.

Hierarhične komponente sistema

Page 16: Digitalni Elektronski Sistemi · 2018-02-22 · predavanja, demonstracija ustno uporabiti ustrezne metode razvoja vezij laboratorijske vaje ocena vaj opisati zasnovo in izvedbo digit.

Cilji, izvajanje in ocenjevanje DES 2017/18

Študent bo znal: Potek dela: Ocenjevanje:

razložiti modeliranje digitalnih sistemov

predavanja, demonstracija

ustno

uporabiti ustrezne metode razvoja vezij

laboratorijske vaje ocena vaj

opisati zasnovo in izvedbo digit. sistema

lab. projekt, skupinsko delo

ocena poročila

ovrednotiti različne tehnološke izvedbe

predavanja, diskusija

ustno

narediti RTL opis za izbrano nalogo

predavanja, vaje ustno,reševanje na list